[05-04 22:12:52] 来源:http://www.592dz.com 集成电路 阅读:9298次
概要:l JK触发器符号 表1 JK触发器的状态表JK触发器的特性方程为JK触发器的种类很多,有双JK触发器74LS107,双JK触发器74LS114,741S112,74HC73,74HCT73等,有 下降沿触发的,也有上升沿触发的。图l所示的JK触发器是下降沿触发的。(2)双JK触发器74LS7674LS76是有预置和清零功能的双JK触发器,引脚如图2所示,有16个引脚。功能表见表2,74LS76是下降 沿触发的。 图2 74LS76引脚图 表2 74LS76的功能表①当RD=0,SD=1时不论CP,J,K如何变化,触发器的输出为零,即触发器为“0”态。由于清零与CP脉冲无关,所以称为异 步清零。②当RD=1,SD=0时不论CP,J,K如何变
集成触发器和锁存器,http://www.592dz.com触发器是构成时序逻辑电路的基本单元,触发器按逻辑功能分为RS触发器、JK触发器、D触发器、T触发 器和T′触发器等多种类型;按其电路结构分为主从型触发器和维持阻塞型触发器等。
1.JK触发器
(1)JK触发器符号及功能
JK触发器有两个稳定状态:一个状态是Q=1,Q=0,称触发器处于“1”态,也叫置位状态;另一个状态 是Q=0,Q=1,称触发器处于“0”态,也叫复位状态。JK触发器具有“置0”、“置1”、保持和翻转功 能,符号如图l所示。
反映JK触发器的Qn和Qn、J、K之间的逻辑关系的状态表见表1。状态表中,Qn表示时钟脉冲来到之前触发 器的输出状态,称为现态,Qn+1表示时钟脉冲来到之后的状态,称为次态。
图l JK触发器符号 表1 JK触发器的状态表
JK触发器的特性方程为
JK触发器的种类很多,有双JK触发器74LS107,双JK触发器74LS114,741S112,74HC73,74HCT73等,有 下降沿触发的,也有上升沿触发的。图l所示的JK触发器是下降沿触发的。
(2)双JK触发器74LS76
74LS76是有预置和清零功能的双JK触发器,引脚如图2所示,有16个引脚。功能表见表2,74LS76是下降 沿触发的。
图2 74LS76引脚图 表2 74LS76的功能表
①当RD=0,SD=1时
不论CP,J,K如何变化,触发器的输出为零,即触发器为“0”态。由于清零与CP脉冲无关,所以称为异 步清零。
②当RD=1,SD=0时
不论CP,J,K如何变化,触发器可实现异步置数,即触发器处于“1”态。
③当RD=1,SD=1时
只有在CP脉冲下降沿到来时,根据J,Κ端的取值决定触发器的状态,如无CP脉冲下降沿到来,无论有无 输人数据信号,触发器保持原状态不变。
2.D触发器
(1)D触发器符号及功能
D触发器具有置“0”和置“1”功能,其逻辑符号如图3所示,其逻辑功能为:在CP上升沿到来时,若D= I,则触发器置1;若D=0,则触发器置0,D触发器的特性方程为
D触发器的状态表见表3